بررسی روشهای زمانبندی معماری چند هستهای نامتقارن

Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,508

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ITPF03_035

تاریخ نمایه سازی: 25 فروردین 1394

Abstract:

مطالعات اخیر نشان داده است که سیستمهای پردازنده نامتقارن چند هسته ای (AMP)، که متشکل از هسته هایی با قابلیت های محاسباتی مختلف میباشند، در مقایسه با سیستمهای همگن عملکرد و قدرت بهتری نشان میدهند. این نوع پردازندهها بسیار مورد توجه هستند زیرا آنها عملکرد سیستم را بهبود داده و مصرف برق را کاهش میدهند و همچنین برای بارکاری ناهمگن مناسب تر میباشند. AMP شامل چندین هسته با مجموعه دستورالعملهای یکسان اما ویژگیهای عملکردی مختلف است و در مقایسه با پردازندههای همگن، قادر به ارائه عملکردبالاتری در هر وات برای برنامههایی با نیازمندیهای معماری متنوع میباشد. بیشتر مقالات موجود، به زمانبندی در مورد سیستمهای متقارن چند هستهای میپردازند. آنها، این گونه وانمود میکنند که معماری زیربنایی، همگن است؛ درحالیکه برای بالابردن کارایی در سیستمهای AMP و استفاده از تمام مزایای آنها باید از زمانبندهای خاص خودشان استفاده نمود. در این مقاله، روشهای اخیر زمانبندی را برای این نوع معماری شرحمیدهیم.

Keywords:

زمانبندی , معماری چند هستهای نامتقارن , پردازندههای ناهمگن

Authors

شبنم اصفهانی

گروه کامپیوتر، دانشگاه آزاد اسلامی واحد مشهد، ایران

میلاوه میر

گروه کامپیوتر، دانشگاه آزاد اسلامی واحد مشهد، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • J. C. Saez, _ "A comprehensive scheduler for asymmetric ...
  • _ _ _ _ Asymmetric Multi-core Processor Using Online Profiling, ...
  • _ _ _ _ in performance- asymmetric multi-core architectures, " ...
  • J.-H. Ding, et al., "An efficient and comprehensive scheduler on ...
  • _ _ task scheduling n asymmetric mmulti-core architectures, " in ...
  • K. Van Craeynest, et al., "Fairness-awae scheduling on single- ISA ...
  • نمایش کامل مراجع