طراحی اشمیت تریگر ولتاژ پایین در پردازشCMOS 0.18µm با پسماند قابل تنظیم
Publish place: The first international conference on electronic control, electrical circuits, communications and smart grids
Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,637
This Paper With 5 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICCECSG01_013
تاریخ نمایه سازی: 25 فروردین 1394
Abstract:
اشمیت تریگرها به طور معمول در تکنیک های پردازش سیگنال برای حل مشکلات نویز استفاده می شوند .این مقاله یک مدار اشمیت تریگر ولتاژ پایین با پسماند قابل تنظیم ارائه می دهدکه از یک زوج وارونگر ایستای Cross-Coupled ، جهت بدست آوردن پسماند تحت ولتاژ پایین استفاده میکند. با تنظیم بار متقارن ، پسماند اشمیت تریگر تغییر داده میشود. عملکرد بازتولید زوج وارونگرCross-Coupled ، توسط آن کنترل شده است. نتایج شبیه سازی نشان می دهد که ولتاژ راه اندازی مدار اشمیت تریگر مفروض می تواند به طور تقریبی 0.5 v تا 1.2 v تنظیم شود . طراحی انجام شده برای به کارگیری در بافرها ، SRAM های زیر آستانه ، سنسورهای صفحه ای کانونی شبکه ، فرستنده های بیسیم و مدارهای مدولاسیون عرض پالس قابل اجرا است .
Keywords:
Authors
پیمان خواجه اسحاقی
گروه مهندسی برق، دانشگاه صنعتی سجاد، مشهد، ایران
محمدحسین مسگراف اسدآبادی
گروه مهندسی برق، دانشگاه صنعتی سجاد، مشهد، ایران
مرتضی رحیمی
گروه مهندسی برق، دانشگاه صنعتی سجاد، مشهد، ایران
عباس گلمکانی
گروه مهندسی برق، دانشگاه صنعتی سجاد، مشهد، ایران
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :