سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

پیاده سازی سخت افزاری دیکودرکدهای LDPC برای استاندارد وایمکس

Publish Year: 1392
Type: Journal paper
Language: Persian
View: 602

This Paper With 10 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

JR_SAIRAN-4-4_003

Index date: 5 April 2016

پیاده سازی سخت افزاری دیکودرکدهای LDPC برای استاندارد وایمکس abstract

هدف از این مقاله پیاده سازی یک دکودر LDPC برای استاندار وایمکس می باشد. ماتریس پریتی چک برای این استاندارد به طول 2304 و نرخ 6/ 5، با girth بزرگ و به کمک ماتریس مدل طراحی شده است. برای پیاده سازی بهینه، ماتریس H به صورت QC LDPC در نظرگرفته شده است. از روش OMS به عنوان بهینه ترین الگوریتم دکودینگ برای این پیاده سهازی استفاده کرده و بهترین مقدار B برای این الگوریتم محاسبه شده است.همچنین روشی برای حل مشکل دسترسی به حافظه در پیاده سازی نیمه موازی ارائه شده که بر اساس آن و با استفاده از روش هم پوشانی پیام سرعت دکودر افزایش یافته است. برای بررسی تأثیر پارامتر های مختلف عملکرد دکودر LDPC ، پیاده سازی دکودر به صورت توصیف سخت افزاری به زبان verilog ، روی بستر سخت افزاری FPGA انجام وتست گردید و در نهایت سنتز آن بر روی فناوری CMOS-TSMC 13،0 با استفاده از نرم افزار Synopsis Design Complier انجام شد.

پیاده سازی سخت افزاری دیکودرکدهای LDPC برای استاندارد وایمکس Keywords:

کدهای چک پریتی با چگالی کم , LDPC , پیاده سازی سخت افزاری , وایمکس , . QC-LDPC

پیاده سازی سخت افزاری دیکودرکدهای LDPC برای استاندارد وایمکس authors

علیرضا رامز

کارشناس ارشد الکترونیک،دانشگاه تربیت مدرس

ابومسلم جان نثاری

استادیار گروه الکترونیک دانشکده برق،دانشگاه تربیت مدرس