سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور

Publish Year: 1387
Type: Conference paper
Language: Persian
View: 2,499

This Paper With 5 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ACCSI14_034

Index date: 17 October 2008

طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور abstract

در این مقاله دو سلول جدید جمع کننده تک بیتی با هدف کاهش توان مصرفی و بالا بردن کارآیی، ارائه شده است . مبنای کار ، استفاده از تابع رای اکثریت و شباهت خروجی های Sum و C out بودهاست که بدین طریق یکی از خروجی ها قادر به تولید خروجی دیگر می باشد. مدارات ارائه شده با استفاده از نرم افزار HSpice وتکنولو‍ژی μm 0.18 شبیه سازی شده اند. نتیجه شبیه سازی حاکی از بهبود % 64 پارامتر ( PDP )‌ Power - Delay Product نسبت به کار مشابه که در گذشته صورت گرفته، می باشد.

طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور Keywords:

طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور authors

رضا فقیه میرزایی

آزمایشگاه فناوری نانو و محاسبات کوانتومی دانشگاه شهید بهشتی

محمد حسین معیری

آزمایشگاه میکروالکترونیک دانشگاه شهید بهشتی

کیوان ناوی

دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
-Power Design Lowن [1] Ko, U., Balsara, T, Lee, W., ...
Khatibzadeh, A., Raahemifar, K., *A Study and Conmparison of Full ...
Radhakri shnan, D., _ 'Low-Voltage Low-Power CMOS Full Adder', IEE ...
Navi, K., Faghih Mirzaee, R., Moaiyeri, M.H., Mazloom Nezhad, B., ...
Kavehei, O., Rahimi Azghadi, M., Navi, K., Mirbaha, A.P., *Design ...
Moaiyeri, M.H., Faghih Mirzaee, R., Navi, K., Two New Low-Power ...
Ibrahim, W., Beiu, V., Sulieman, M., _ the Reliability of ...
Heo, S., Asanovic, K., *Leakage-B iased Domino Circuits for Dynamic ...
Kao, J.T., Chandrakas an, A.P., _ :D ual-Threshold Voltage Techniques ...
De Renzo, M., Vij aykrishnan, N., Irwin, M.J., *Designing Leakage ...
نمایش کامل مراجع

مقاله فارسی "طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور" توسط رضا فقیه میرزایی، آزمایشگاه فناوری نانو و محاسبات کوانتومی دانشگاه شهید بهشتی؛ محمد حسین معیری، آزمایشگاه میکروالکترونیک دانشگاه شهید بهشتی؛ کیوان ناوی، دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی نوشته شده و در سال 1387 پس از تایید کمیته علمی چهاردهمین کنفرانس سالانه انجمن کامپیوتر ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله سلول تمام جمع کننده، توان مصرفی پایین، سرعت بالا، کارآیی بالا، تابع رای اکثریت، طراحی خازنی هستند. این مقاله در تاریخ 26 مهر 1387 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 2499 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که در این مقاله دو سلول جدید جمع کننده تک بیتی با هدف کاهش توان مصرفی و بالا بردن کارآیی، ارائه شده است . مبنای کار ، استفاده از تابع رای اکثریت و شباهت خروجی های Sum و C out بودهاست که بدین طریق یکی از خروجی ها قادر به تولید خروجی دیگر می باشد. مدارات ارائه شده با استفاده از ... . برای دانلود فایل کامل مقاله طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور با 5 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.