بهینه سازی طبقه کسکود ورودی و استفاده از آن در طراحی تقویت کننده عملیاتی CMOSدر ناحیه زیرآستانه

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 409

This Paper With 14 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEEE08_001

تاریخ نمایه سازی: 11 مرداد 1396

Abstract:

تقویت کننده های عملیاتی یکی از اجزا پر استفاده در طراحی مدارات الکترونیکی هستند و عملکرد آنها شامل بهره، پهنای باند و مصرف توان بسیار مهم هستند. هرچند تقویت کننده های ترانزیستوری با استفاده از BJT ها بهره های بالا و همچنین پهنای باند وسیعی دارند، ولی مصرف توان آنها بسیار بالاست. تقویت کننده های CMOS که در ناحیه وارونگی قوی عمل میکنند توان مصرفی کمتری از تقویت کننده های BJT دارند ولی معمولا بهره و پهنای باند کمتری دارند. با این حال تنها وقتی مدل های SPICE برای ترانزیستورهای CMOS برای شبیه سازی تمام نواحی وارونگی توسعه پیدا کرد، محققان به بررسی رفتار تقویت کننده ها در نواحی وارونگی متوسط و ضعیف پرداختند. در این پژوهش با استفاده از مدل دقیق BSIM3 که رفتار ترانزیستورها را در نواحی وارونگی ضعیف و متوسط مدل می کند به طراحی تقویت کننده ای عملیاتی پرداخته ایم که علاوه بر مصرف بسیار پایین توان بهره بالایی نیز داشته باشد

Authors

سیدپیمان میرنظامی

گروه برق و الکترونیک دانشگاه آزاد اسلامی، واحد اراک اراک، ایران

حمدباقر توکلی

گروه برق و الکترونیک دانشگاه آزاد اسلامی، واحد اراک اراک، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Internati onal series on advances in solid state electronics and ...
  • F. Moulahcene, N. Bouguechal, I. Benacer and S. Hanfoug, «Design ...
  • M. Goswami and S. Khanna, «Dc suppressed high gain active ...
  • R. P. Singh, D. J. Comer, T. Waddel, D. T. ...
  • http : //www. tandfonline .com/doi/abs/ 1 0. 1 080/002072 17.201 ...
  • N. Azmi and D Sunil Suresh, "Design of low power ...
  • D. Binkley, Tradeoffs and Optimization in Analog CMOS Design. John ...
  • E. Vittoz and J. Fellrath, «Cmos analog integrated circuits based ...
  • D. T. Comer, D. J. Comer, and L. Li, 4A ...
  • _ tandfonline.com/oi/abs 1 0. 1080/0020721 1003646928 1, 6, D. Comer ...
  • T. C. Carusone, D. A. Johns, and K. _ Martin, ...
  • C. C. Enz, F. Kru mmenacher, and E. A. Vittoz, ...
  • D. J. Comer and D. T. Comer, Fun damentals of ...
  • P. Gray, P. Hurst, S. Lewis, and R. Meyer, Analysis ...
  • نمایش کامل مراجع