یک روش ساده و موثر برای کاهش خطای تزریق بار کانال در سوییچ های آنالوگ

Publish Year: 1396
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 469

This Paper With 14 Page And PDF and WORD Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEEC01_035

تاریخ نمایه سازی: 17 آبان 1396

Abstract:

در این مقاله یک سوییچ آنالوگ MOS جدید مورد استفاده در مدارهای نمونه بردار و نگه دار معرفی شده است. در هر مدار نمونه بردار و نگه دار، سوییچ نمونه برداری نقشی حیاتی در کارایی کلی سیستم ایفا می کند. تزریق بار کانال سوییچ با توجه به آثار غیرخطی از مهم ترین عوامل محدود کننده دقت سوییچ های آنالوگ می باشد. در همین راستا برای برآورده کردن ویژگی های مربوط به دقت سوییچ، روشی نوین برای کاهش خطای ناشی از اثر تزریق بار کانال پیشنهاد شده است. سوییچ پیشنهادی ساختاری بسیار ساده دارد و سطح اندکی را از تراشه مصرف می کند. به علاوه مقاومت حالت روشن سوییچ کم بوده و تغییرات آن به ازای تغییرات سیگنال ورودی در کل محدوده قابل قبول می باشد. برای ارزیابی عملکرد سوییچ پیشنهادی شبیه سازی های مربوطه با استفاده از فن آوری 0.18µm در فرکانس ورودی 1MHz و فرکانس کلاک 50MHz با ولتاژ تغذیه 1.8V انجام ده است. نتایج شبیه سازی نشان می دهند خطاهای نمونه برداری ناشی از تزریق بار کانال با استفاده از روش پیشنهادی به طور قابل ملاحظه ای جبران شده است و در محدوده وسیعی از تغییرات سیگنال ورودی میزان این تزریق بار ناچیز (کم تر از 1.45fC) می باشد. هم چنین نتایج شبیه سازی ها نشان می دهند سوییچ پیشنهادی دارای مشخصات پویای مناسب از جمله THD برابر87.23dB- می باشد.

Authors

سعید نقوی

دانشجوی دکتری گروه الکترونیک، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران، تهران، ایران

سیدادیب ابریشمی فر

دانشیار گروه الکترونیک، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران، تهران، ایران