سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET

Publish Year: 1397
Type: Conference paper
Language: Persian
View: 803

This Paper With 9 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ECMM01_037

Index date: 14 December 2018

ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET abstract

امروزه تمرکز اصلی در صنعت VLSI بر روی کاهش اتلاف توان و افزایش سرعت تراشه می باشد. منطق چند ارزشی MVL می تواند موجب کاهش عملیات ریاضی شده و نتیجتا، کاهش سطح تراشه و توان مصرفی را در مقایسه با منطق دو ارزشی در پی داشته باشد. از سوی دیگر استفاده از نانوترانزیستورهای CNTFET می تواند راه حلی برای دستیابی به اهداف فوق باشد. بدین منظور دراین مقاله ابتدا یک گیت NOT سه سطحی بهینه سازی می شود و در مرحله بعد یک گیت NOT مناسب برای منطق سه سطحی پیشنهاد می شود. شبیه سازی مدارات با استفاده از نانو ترانزیستورهای CNTFET 18 نانومتر و ولتاژ تغذیه 0/9 ولت، انجام می شود. نتایج شبیه سازی گویای بهبود حدود 57 % در پارامتر توان مصرفی در مدار بهینه سازی شده و بهبود 62 % در مدار پیشنهادی دو است. همچنین PDP مدار بهینه سازی شده بهبود متوسط 45 % و مدار پیشنهادی دو بهبود متوسط 37 %را نشان می دهند.

ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET Keywords:

ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET authors

امیر کریمی

گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران

مهدی زارع

گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران

محسن معدنی

گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران

مقاله فارسی "ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET" توسط امیر کریمی، گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران؛ مهدی زارع، گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران؛ محسن معدنی، گروه برق والکترونیک، دانشکده فنی و مهندسی، واحد شهرقدس، دانشگاه آزاد اسلامی، تهران، ایران نوشته شده و در سال 1397 پس از تایید کمیته علمی کنفرانس بین المللی تحقیقات بین رشته ای در مهندسی برق، کامپیوتر، مکانیک و مکاترونیک در ایران و جهان اسلام پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله منطق سه سطحی، تاخیر، توان، PDP ، CNTFET هستند. این مقاله در تاریخ 23 آذر 1397 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 803 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که امروزه تمرکز اصلی در صنعت VLSI بر روی کاهش اتلاف توان و افزایش سرعت تراشه می باشد. منطق چند ارزشی MVL می تواند موجب کاهش عملیات ریاضی شده و نتیجتا، کاهش سطح تراشه و توان مصرفی را در مقایسه با منطق دو ارزشی در پی داشته باشد. از سوی دیگر استفاده از نانوترانزیستورهای CNTFET می تواند راه حلی برای دستیابی ... . برای دانلود فایل کامل مقاله ارایه طرحی جهت بهینه سازی گیت منطقی NOT در منطق 3 سطحی با استفاده ترانزیستور های CNTFET با 9 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.