شبیه سازی تقویت کننده محدودکننده به روش فیدبک تو در تو با گین 41dB و پهنای باند 7GHz در تکنولوژی CMOS 0.18μm

Publish Year: 1397
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 481

This Paper With 9 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

NCAEC04_069

تاریخ نمایه سازی: 29 اردیبهشت 1398

Abstract:

در این مقاله یک تقویت کننده محدودکننده یا Limiting Amplifier (LA) با توپولوژی فیدبک تو در تو در تکنولوژی CMOS 0.18μm طراحی و شبیه سازی شده است. گین و پهنای باند این تقویت کننده، به ترتیب 41dB و 7GHz است. این تقویت کننده توانایی انتقال داده تا نرخ 10Gb/s با خطای بیت (Bit Error Rate(BER ؛ 10^11- را دارد. جهت جلوگیری از اشباع شدن تقویت کننده، از مدار حذف آفست DC یا DC Offset Cancellation (DCOC) به همراه مدار تفریق کننده استفاده شده است. همچنین تکنیک دوبرابر کننده فرکانس گذر یا ?? ??????? در طراحی بافر خروجی به کار رفته است. توان مصرفی این تقویت کننده بدون احتساب بافر ورودی و خروجی به ازای یک منبع 1.8V برابر 109mw است.

Keywords:

تقویت کننده محدود کننده , فیدبک تو در تو , حذف کننده آفستDC , مدار پهن باند , نرخ داده

Authors

مرتضی صحرانورد

دانشجو کارشناسی ارشد، دانشگاه شهرکرد

سید وحید میرمقتدایی

استادیار، دانشکده برق، دانشگاه شهرکرد شهرکرد