طراحی یک آشکارساز فاز کمتوان مبتنی بر تکنیک مد جریان با کاهش ناحیه مرده
Publish place: Sixth National Congress on Electrical Engineering and Computer Engineering of Iran with a New Approach to New Energy
Publish Year: 1398
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 528
This Paper With 8 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
COMCONF06_218
تاریخ نمایه سازی: 24 شهریور 1398
Abstract:
در این مقاله یک آشکارساز فاز با ناحیه مرده بسیار پایین بر مبنای پیکربندی با گیت های NOR طراحی شده است. به منظور بهبود سرعت و کاهش تاخیر انتشار، گیت ها با استفاده از منطق مد جریان و بصورت تفاضلی اجرا و طراحی شده اند تا سرعت کافی تامین گردد. همچنین یک آشکارساز فاز بصورتی طراحی و تحلیل شده است که خروجی آشکارسازعلاوه بر ناحیه مرده بسیار پایین، توان مصرفی پایین و گستره عملکرد فرکانسی بالایی داشته باشد. برای رسیدن به این نتایج از تکنیک مد جریان استفاده شده است. نتایج شبیه سازی ها در تکنولوژی 90 نانومتر حاکی از توان مصرفی 56 میکرو وات و پهنای باند 20 گیگاهرتز عملکرد صحیح فرکانسی و همچنین ناحیه مرده 250 پیکو ثانیه می باشد که در مقایسه با مدار آشکارساز متداول به اندازه 250 پیکو ثانیه ناحیه مرده کمتر و 700 میکرو وات توان مصرفی کمتر در شرایط طراحی و تکنولوژی یکسان دارد.تحلیل های نویز، دما و تغییرات ولتاژ آستانه ترانزیستورها نشان می دهد تغییر این پارامترها تاثیر چندانی بر عملکرد صحیح مدار پیشنهادی ندارد. مدار پیشنهادی می تواند گزینه مناسبی برای کاربرد در مدارات مجتمع آنالوگ و بطور ویژه در حلقه های قفل تاخیر باشد.
Keywords:
Authors
فریبا داورزنی
دانشکده برق و کامپیوتر، دانشگاه صنعتی قم قم، ایران
مهدی بکرانی
دانشکده برق و کامپیوتر، دانشگاه صنعتی قم قم، ایران
روزبه رجبی
دانشکده برق و کامپیوتر، دانشگاه صنعتی قم قم، ایران