طراحی و پیاده سازی تمام جمع کننده با بهره گیری از توصیف جمع کننده شیخ بهایی و تکنیک GDI
Publish place: Fourth National Conference on Applied Research in Electrical Engineering, Mechanics, Computer and Information Technology
Publish Year: 1397
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 496
This Paper With 9 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EMCE04_244
تاریخ نمایه سازی: 21 خرداد 1398
Abstract:
از آنجا که مدار جمع کننده به عنوان یکی از مدارات پایه ای و پر کاربرد بوده و تمام اعمال اصلی مانند جمع، ضرب، تفریق و تقسیم را در پردازنده عهده دار می باشد، لذا در صورت بهینه سازی این مدار ، تاثیر قابل توجهی در سرعت کل پردازنده ایجاد می گردد. در همین راستا در این پژوهش سعی در بهینه سازی طراحی جمع کننده با استفاده از روشی مبتکرانه گردیده است که اساس این روش توسط شیخ بهایی در قرن پنجم هجری پایه گذاری شده است و به این صورت است که در آن بجای آنکه از راست به چپ عملیات جمع انجام گیرد از چپ به راست این عمل صورت می پذیرد و نکته قابل توجه آن این است که در این روش عددی به عنوان رقم نقلی وجود نداشته و به وجود نمی آید. در نهایت و پس از طراحی مدار با استفاده از نرم افزار cadence و تکنیک GDI بر اساس اصول پایه ای روق، به مداری با PDP ، Delay ، Power بهینه برای جمع دو عدد هشت بیت دست یافتیم.
Keywords:
Authors
حامد توفیقی
دانشگاه آزاد اسلامی واحد کرمان
پیمان کشاورزیان
دانشگاه آزاد اسلامی واحد کرمان
محمد یوسفیان
دانشگاه آزاد اسلامی واحد بجنورد