پیادهسازی سخت افزاری الگوریتمهای سطح بالای پردازش تصویر با استفاده از پیکربندی جزیی FPGA در زمان اجرا

Publish Year: 1382
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 3,718

This Paper With 8 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

این Paper در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE11_028

تاریخ نمایه سازی: 18 تیر 1391

Abstract:

امروزه با توجه به نیاز روزافزون به کاربردهای بلادرنگ پردازش تصویر، لزوم پیادهسازی سختافزاری الگوریتمهای گوناگون آن بیشتر شده است. بعلاوه با عرضه شدن سختافزاهای قابل پیکربندیFPGA, CPLD بستر مناسبی برای کوتاهکردن زمان پروسه طراحی و ساخت سختافزاری مهیا شده است. در این راستا، محدودیت منابع سختافزاری با توجه به حجم محدود آنها همواره مطرح بوده است. یکی از راهحلهایی که برای این مشکل، ارائه شده است، استفاده از معماری قابل پیکربندی مجدد، در زمان اجرا RTR است که باعث میشود، مفهوم سختافزار مجازی مطرح گردد. در این مقاله با در نظر گرفتن الزامات این معماری، یک نوع پیادهسازی سختافزاری سریع برای الگوریتمهای پایه مورفولوژی ارائه میشود. به طوریکه برای پیادهسازی الگوریتمهای سطح بالای پردازشتصویر بتوان از آنها به صورت پیکربندی در زمان اجرا استفاده نمود. سپس پیادهسازی انجام شده بر اساس معیاری به نام چگالی تابعی که معرفی خواهد شد ارزیابی میگردد و کارایی آن اثبات میشود. در این راه از قابلیتهای ابزارJBits از شرکت Xilinx استفاده شده است

Authors

محمود فتحی

دانشگاه علم و صنعت ایران

صالح یوسفی

دانشگاه علم و صنعت ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • _ R.C.Giardina, R.D.Edward, _ 'Morphological methods in image signal processing", ...
  • . S.R Sternberg, "Gray level morphology" Computer Vision, Graphics and ...
  • . Rafael Gonzales, Paul Wintz, "Digital image processing" Addi son-Wesely ...
  • . Pitas I and V enetsanopoulo S A N , ...
  • . Pu C C and Shih F. Y.." Thresshold Decomposition ...
  • . Gasteratos A and Andreads I., " Non-Linear Image Processing ...
  • . Robin F, Renaudin M, Privat G and v.d. Bossche ...
  • . J. Vuillemin, P. Betrin, D. Rancin, M. Shand, H. ...
  • . J. M. Arnold, D. A..Buell, E.G. Davis. "Splash 2". ...
  • . K. Compton, S. Hauck, _ Reconfigurable Computing: A Survey ...
  • . M. J. Wirthlin and B L. Hutchings, "Improving Functional ...
  • Re configuration , _ IEEE Transactions on Very Large Scale ...
  • . 5. Steve Kele. "Virtex configuration architecture advanced users guide", ...
  • I. Robertson, J. Irvine, P. Lysaght and D. Robinson, "Timing ...
  • . Synplicity Inc., "Synplify User Guide and Tutorial" , October ...
  • th ICEE, May 2003, Vol. 1 ...
  • نمایش کامل مراجع