طراحی منطق سه ارزشی جدید برای مدارهای ولتاژ پایین و کم توان
Publish place: Conference on Electrical Engineering and Sustainable Development with a focus on new achievements in electrical engineering
Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,427
This Paper With 8 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EOESD01_236
تاریخ نمایه سازی: 11 خرداد 1393
Abstract:
در این مقاله معکوس کننده های کم توان منطق سه ارزشی که مبنی بر ولتاژهای آستانه چندگانه هستند، معرفی می شود. همچنین از این معکوس کننده برای طراحی گیت های چند ارزشی از جمله گیت های NOR, NAND و دیکدر سه ارزشی استفاده شده است. طراحی این مدارها با تکنولوژی CMOS استاندارد انجام شده است و کارایی و صحت مدار پیشنهادی توسط نرم افزار شبیه ساز HSPICE تحت تکنولوژی nm90 با ولتاژ تغذیه 8/0 ولت بررسی می شود. برتری مدار ارایه شده در این مقاله در مقایسه با طراحی های دیگر، در کاهش توان مصرفی و ساخت اشغالی آن می باشد که آن را برای کاربرد در مدارهای کم توان مناسب می سازد.
Keywords:
Authors
مرضیه ستوده متین
دانشگاه آزاد اسلامی واحد تهران جنوب
فرهاد رزاقیان
دانشگاه آزاد اسلامی واحد تهران جنوب
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :