بررسی تاثیر جند شیوه مختلف توصیف سخت افزار بر عملکرد مدارات تمام جمع کننده

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 566

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

FETCONF01_141

تاریخ نمایه سازی: 11 مرداد 1396

Abstract:

این تحقیق نوع توصیف سخت افزار در زبان VHDL (یک زبان یسیار قوی وقدرتمند در زمینه تعریف کد به صورت موازی می باشد ) و تاثیر آن برعملکرد تمام جمع کننده را به چند شیوه مختلف کدنویسی مورد ارزیابی قرار داده و نتایج حاصله در زمینه میزان تاخیر مدار، توان مصرفی و فضای اشغال شده روی سطح چیپ به شرح ذیل میباشد. طیق گزارشات حاصل از پیادهسازی مدارات مذکور در نرمافزار ISE کدهایی که به صورت موازی تعریف و اجرا میشوند نقش بسزایی در افزایش سرعت )کاهش تاخیر( مدار، توان مصرفی و همچنین سطح استفاده شده دارند، چند شیوه کدنویسی که مورد بررسی را من جمله تعریف کدها با استفاده از Process, CASE چون به صورت متوالی انجام میشود سبب تاخیر بیشتر درمدار میباشد، تعریف Component تاخیر را کمی کاهش میدهد اما تعریف کدها به صورت مستقیم در داخل Architecture و استفاده از دستورات موازی نظیر With select, , For… Generate دارای کمترین تاخیر میباشد.

Keywords:

تمام جمع کننده , آرایه ای از گیت های قابل برنامه ریزی , تاخیر , توان مصرفی , سطح چیپ , زبان توصیف سخت افزار VHDL

Authors

پروین محمودی

دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد بافت

پیمان کشاورزیان

هیات علمی دانشگاه آزاد اسلامی واحد کرمان

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • مانو م. 1386. طراحی دیجیتال (مدارمنطقی). ترجمه قدرت سپیدنام. ویراست ...
  • رضی س ح. 1387. طراحی خودکارمدارهای دیجیتال با FPGA و ...
  • (مانو م. 1386) _ (2008 (mano, (رضی س ح. 1387) ...
  • Uma, R. & D havachelvan, P. (2012). Performance of adders ...
  • Suganthi, N. (2015). Design and imp lementation of field pro ...
  • Yang, H. Zhang, J. Sun, J. & Yu, L. (2014). ...
  • Pudi, V. & Sridharan, K. (2012). Low complexity design of ...
  • Petrescu, I. Pavaloiu, I.B. & Drago iDragoi, G. (2015). Digital ...
  • Echanobe, J. Del Campo, I. Basterretxea, K. Martinez, M. V. ...
  • Lotfivand, N. Hamidon, M. N. Isa, M. M. Sulaiman, N. ...
  • Xing, S. & Yu, W. W. (1998). FPGA adders: performance ...
  • Majerski, S. (1967). On determination of optimal distributions of carry ...
  • Kalaiselvi, K. Mangalam, H. & Manjunathan, K. (2014). Design of ...
  • Tung, C.K. Shieh, S.H. & Cheng, C.H. (2013). Low-power high-speed ...
  • Genovese, M. Napoli, E. De Caro, D. Petra, N. & ...
  • Fan, C.P. & Hwang, J.K. (2007). Imp lementations of high ...
  • Hashemian, R. (1994). An algorithm and design procedure for high ...
  • Purohit, S. & Margala, M. (2012). Investigating the impact of ...
  • Shrivas, J. Akashe, S. & Tiwari, N. (2012). Design and ...
  • Uma, R. & Dhavac helvan, P. (2012). )Yang, H. Zhang, ...
  • نمایش کامل مراجع