یک سلول تمام جمع کننده سه مقداری جدید در مدجریان جهت کاهش تاخیر و حجم سخت افزار مبتنی بر فناوری ترانزیستورهای نانو لوله کربنی
Publish place: International Conference on Science, Engineering, Technology and Technology Businesses
Publish Year: 1398
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 646
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
SETT01_054
تاریخ نمایه سازی: 31 تیر 1398
Abstract:
مدارات حسابی از مهمترین اجزاء سیستم های دیجیتال و VLSIهستند که می توان به کمک آنها عملیات حسابی از جمله جمع، تفریق، ضرب، تقسیم، لگاریتم و غیره را انجام داد. در این مدارات پارامترهای تاخیر،توان مصرفی وPDP (حاصل ضرب توان مصرفی در تاخیر) و مساحت انها بسیار حائز اهمیت بوده و همواره محققان و طراحان به دنبال روش هایی برای بهبود این پارامترها هستند. از آنجایی که جمع یکی از عملیات اصلی حساب به شمار می آید و می توان سایر عملیات را نیز با استفاده از جمع کننده ها پیاده سازی کرد، در نتیجه بهبود مدارهای تمام جمع کننده از اهمیت بسزایی برخوردار است.منطق چند مقداری (MVL) به طور بالقوه می تواند باعث افزایش کارایی مدارهای حسابی و پردازنده های سیگنال دیجیتال شود. منطق سه مقداری را می توان به عنوان راه حلی برای مشکل سرعت، توان مصرفی و پیچیدگی ارتباطات داخلی در سیستم های باینری مطرح کرد.در این مقاله با بهره گیری از منطق سه مقداری در مد جریان یک مدار تمام جمع کننده مبتنی بر تکنولوژی ترانزیستورهای نانولوله کربنی ارائه گردیده است. مدار پیشنهادی توسط نرم افزار HSPICE و با تکنولوژی 32nm CNFET شبیه سازی شده و در نهایت نتایج بدست آمده با چندین مدار دیگر مقایسه و در جداولی ثبت شده اند.
Keywords:
Authors
مرضیه زرین ترنج
گروه کامپیوتر، دانشکده فنی مهندسی، واحد کرمان، دانشگاه آزاد اسلامی، کرمان، ایران
مختار محمدی قناتغستانی
عضو هیئت علمی گروه مهندسی کامپیوتر، واحد بم، دانشگاه آزاد اسلامی، بم، ایران